10.3969/j.issn.1674-2230.2005.04.010
一种基于FPGA的高性能FFT处理器设计
FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景.本文基于Xilinx公司的Vertex-Ⅱ Pro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度.在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs.
FPGA、FFT处理器、基-4蝶算单元、并行结构
20
TP391(计算技术、计算机技术)
2005-08-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
44-47