行波故障定位系统中数据采集卡的设计与实现
提出一种用于行波故障定位系统的高速、高精度、多通道同步数据采集卡的设计和实现方法.首先给出了采集卡的总体结构及工作原理,然后详细介绍了采集卡硬件和软件的设计和实现思路.硬件以现场可编程门阵列(field programmable gate array,FPGA)为中央处理器,以高速、高精度、低功耗的模数转换器为信号转换单元,配备先进先出高速缓存,同步动态随机存储器和全球定位系统同步时钟接收模块.软件主要包括FPGA编程和外部设备互连PCI总线驱动程序.该采集卡能实现每路100 MHz的采样速率和16位高精度3路模拟输入的同步采集,并为采集的数据附加时标,可有效解决故障行波的高速、高精度数据采集问题.
故障定位、数据采集卡、高速高精度多通道数据采集、全球定位系统(GPS)、同步动态存储器(SDRAM)
32
TM773(输配电工程、电力网及电力系统)
2008-05-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
46-50