10.3969/j.issn.1008-0686.2014.01.036
基于FPGA的点阵显示电子计时器设计
本文介绍基于FPGA的点阵显示电子计时器的设计,该设计较多地综合数字逻辑电路知识,将门电路、变量译码器、数据选择器、计数器和只读存储器应用于工程,变量译码器作为数据分配器使用.把它作为可编程器件开发的教学实验课题具有实用性和趣味性,可进一步提高数字逻辑电路和可编程器件应用的实验教学水平.
FPGA、点阵显示、电子计时器
36
TN7(基本电子电路)
2014-07-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
97-99