一种基于改进型边沿线平均算法的去隔行设计
该文在原有边沿线平均去隔行算法的基础上设计和实现了改进型的边沿线平均算法。本系统包括rgb2yuv, edge_detection,Sif,yuv2rgb 4个模块,可调参数通过AMBA总线配置。其中Sif模块为本文设计的重点。本设计用Verilog HDL语言实现,同时并为此设计搭建了功能完备的Modelsim仿真环境,进行了仿真验证,最后用FPGA实现其功能。
视频处理、去隔行、ELA、逐行显示、FPGA
TP37(计算技术、计算机技术)
2013-09-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
5171-5174