10.3969/j.issn.1009-3044.2009.11.100
基于FPGA的偶数分频器设计
随着电子技术的发展,工作频率成为电子产品优劣的一个重要依据,这使得我们对晶振的要求越来越高.如果我们仅通过分频,对较高的晶振源进行分频就能很容易的得到比较丰富的频率.分频器是数字系统设计中的一种基本电路,本文介绍了通过QuartusⅡ开发平台,利用Verilog硬件描述语言设计了一种能够实现等占空比的任意偶数分频、等占空比任意奇数分频、不等占空比的任意半整数分频的较为通用的分频器,并通过QuartusⅡ进行了功能仿真.
分频器、现场可编程门阵列、Verilog、硬件描述语言、占空比
5
TN772(基本电子电路)
2009-06-10(万方平台首次上网日期,不代表论文的发表时间)
共2页
3016-3017