期刊专题

10.3969/j.issn.1009-3044.2009.11.100

基于FPGA的偶数分频器设计

引用
随着电子技术的发展,工作频率成为电子产品优劣的一个重要依据,这使得我们对晶振的要求越来越高.如果我们仅通过分频,对较高的晶振源进行分频就能很容易的得到比较丰富的频率.分频器是数字系统设计中的一种基本电路,本文介绍了通过QuartusⅡ开发平台,利用Verilog硬件描述语言设计了一种能够实现等占空比的任意偶数分频、等占空比任意奇数分频、不等占空比的任意半整数分频的较为通用的分频器,并通过QuartusⅡ进行了功能仿真.

分频器、现场可编程门阵列、Verilog、硬件描述语言、占空比

5

TN772(基本电子电路)

2009-06-10(万方平台首次上网日期,不代表论文的发表时间)

共2页

3016-3017

暂无封面信息
查看本期封面目录

电脑知识与技术

1009-3044

34-1205/TP

5

2009,5(11)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn