10.3969/j.issn.1009-3044.2007.06.093
一种简易的UART IP核的设计与实现
文章主要介绍一种简易通用的UART IP核的设计.UART作为一种短距离、低成本通信的串行传输接口,随着嵌入式系统的迅速发展,已成为SoC(System on Chip)芯片中的一个重要部件,在数字通信中得到了广泛的应用.本设计在对UART的串行通信协议进行详细分析的基础上,采用Verilog HDL语言对ALTERA的Cyclone系列FPGA进行设计,用一片FPGA实现了UART的发送、接收和波特率发生等功能,并验证了结果.这种灵活的设计方法使整体设计紧凑、小巧,提高了系统的兼容性,节约了硬件成本,具有较强的推广价值.
现场可编程门阵列、UART IP、Verilog HDL
1
TN402(微电子学、集成电路(IC))
2007-05-21(万方平台首次上网日期,不代表论文的发表时间)
共2页
1657,1668