10.3969/j.issn.1009-3044.2007.05.090
基于VHDL语言的8路抢答器控制系统设计
EDA技术的应用引起了电子产品系统开发的革命性变革.利用先进的EDA工具,基于硬件描述语言,借助CPLD(复杂的可编程逻辑器件),可以进行系统级数字逻辑电路的设计.本文以8路抢答器为例,介绍了在Max+plus II开发软件下,利用VHDL语言设计数字逻辑电路的过程和方法.
8路抢答器控制系统、EDA、CPLD、VHDL、仿真
1
TP311(计算技术、计算机技术)
2007-05-21(万方平台首次上网日期,不代表论文的发表时间)
共2页
1351-1352