10.3969/j.issn.2095-2163.2023.05.011
基于FPGA的IEEE 1588时钟同步系统的设计与实现
IEEE 1588精密时钟协议用于分布式系统中各节点上独立时钟的同步,纯软件实现的IEEE 1588精密时钟协议的时间戳只能标记在数据链路层,受网络传输延迟以及网络抖动的影响,时钟同步精度一般只能达到微秒级.本文设计了一种基于FPGA的IEEE 1588协议的时钟同步系统,采用EP4CE6E22C8和RTL8201CP芯片,通过编程实现IEEE 1588报文识别、时钟偏移补偿算法等.该方法进一步降低了网络传输延迟的不确定性,提高了时间戳捕获的精度.通过实验对主从时钟同步精度的一致性进行测试,满足设计要求.
IEEE 1588精密时钟协议、FPGA、时间戳、时钟同步
13
TP393(计算技术、计算机技术)
浙江省级重点研发计划;流程工业综合自动化国家重点实验室开放课题基金资助项目;流程工业综合自动化国家重点实验室开放课题基金资助项目
2023-05-25(万方平台首次上网日期,不代表论文的发表时间)
共6页
64-69