10.3969/j.issn.1001-0505.2021.02.023
GNSS接收机抗干扰电路的硬件实现
针对全相位FFT/FFT(apFFT/FFT)综合相差法硬件资源和功耗大的问题,基于FFT算法求解最大峰值谱线位置仅与各谱线峰值相对大小有关的特点,提出一种用于减少FFT电路面积的阈值判断移位方法.首先对apFFT/FFT综合相差法与修正Rife算法进行性能比较;然后利用阈值判断移位方法对apFFT/FFT综合相差法硬件实现中的FFT运算结构进行改进,称为改进apFFT/FFT算法,使FFT计算位宽减少1/2;最后将改进的apFFT/FFT综合相差法硬件结构应用到GNSS抗干扰模块的电路实现中,并利用FPGA进行抗干扰功能验证.结果表明,在基本不降低频率估计精度下,改进apFFT/FFT算法可以减少约50%的面积资源和功耗;在接近相同面积资源和功耗下,改进apFFT/FFT算法的频率估计精度约为修正Rife算法的2倍;GNSS抗干扰硬件模块具备良好的滤除干扰能力.
接收机、抗干扰模块、修正Rife、全相位FFT/FFT(apFFT/FFT)综合相差法
51
TN967.1
国家重点研发计划资助项目2019YFB2204200
2021-04-27(万方平台首次上网日期,不代表论文的发表时间)
共7页
350-356