期刊专题

10.3969/j.issn.1005-7641.2010.09.016

HDLC码流高精度时钟恢复电路的FPGA实现

引用
提出了一种针对HDLC码流的高精度的时钟恢复电路.方案通过FPGA的可编程模块化设计,包含了小数分频、数据边沿采样、硬件倍频PLL及HDLC标志码脉宽测量等关键技术,实现从HDLC数据码流中恢复高精度时钟.经硬件实验验证,性能指标优秀,有较强的实用性,应用广泛.

HDLC、FPGA、时钟恢复电路、小数分频、PLL

31

TN78(基本电子电路)

2010-11-11(万方平台首次上网日期,不代表论文的发表时间)

共4页

62-64,73

暂无封面信息
查看本期封面目录

电力系统通信

1005-7641

11-4840/TK

31

2010,31(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn