基于DDS的PCM数字信号源设计与实现
针对传统的数字信号源存在码速率单一不灵活可调的缺点,设计了基于FPGA的码速率连续可调PCM数字信号源.该设计采用数字频率合成技术DDS,提供频率连续可调的时钟信号,使输出数字信号码速率在1bps ~10Mbps连续可调,可实现速度快,步进小,频率分辨率高的调控.实验表明,该信号源可实现输出PCM数字信号,输出信号的码速率可以由用户根据实际需求利用上位机软件设定.
FPGA、数字频率合成、连续可调、信号源
52
TM93
国家自然科学基金资助项目51075375
2015-06-29(万方平台首次上网日期,不代表论文的发表时间)
共5页
91-95