10.3969/j.issn.1672-2434.2012.03.007
基于EDA技术的数字频率计设计方法
介绍一种基于大规模可编程逻辑器件的频率计设计,该设计采用"自顶向下"的设计方法,先进行顶层原理图设计,再进行底层各模块VHDL程序设计,并通过波形仿真和实验箱下载验证设计结果。
频率计、VHDL、可编程逻辑器件
11
TM935.13
2012-09-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
19-22
10.3969/j.issn.1672-2434.2012.03.007
频率计、VHDL、可编程逻辑器件
11
TM935.13
2012-09-11(万方平台首次上网日期,不代表论文的发表时间)
共4页
19-22
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn