10.3969/j.issn.1671-0436.2010.04.011
CDMA2000短码交织器的FPGA设计与实现
提出了一种每帧数据长度192 b的交织编码器设计方法,并在Altera公司的CyloneⅡ器件EP2C8QC208 FPGA上实现.结果表明,交织器符合CDMA2000系统规范,可用于需要抗突发干扰的数据通信系统.
交织、突发干扰、现场可编程门阵列、仿真
23
TN929.5
常州工学院自然科学基金项目NY0922
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
44-47