10.3969/j.issn.1671-0436.2009.04.010
基于FPGA的G.703标准E1信号HDB3 码编码器的设计与应用
提出了一种用EP2C5T144C8现场可编程门阵列(FPGA)实现满足E1信号规范的HDB3码编码器的设计方法,并应用于数字通信系统.结果表明,在2 048 kb/s时钟速率下实际运行,其性能指标完全能够满足CCITT建议G.703标准.
HDB3码、现场可编程门阵列、VHDL模块、时序仿真
22
TN919.3
2009-11-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
39-42