ⅡS控制器的ASIC设计与实现
介绍了ⅡS控制器的基本原理与实际应用,详细阐述了在专用集成电路中该控制器的设计思路,其中重点介绍了主控模块和收发模块的架构.在用verilog语言实现整个设计的基础上,运用ModelSim进行了功能仿真,利用SMIC0.13 μm工艺库和SYNOPSYS的Design Compiler对其综合.经过FPGA验证,确保该控制器作为一个独立的IP核可嵌入到ASIC系统中.
ⅡS、IP核、综合、ASIC
21
TN402(微电子学、集成电路(IC))
国家高技术研究发展计划863计划
2009-12-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
584-586