10.3969/j.issn.1000-8829.2015.06.015
基于EVSS的RS485通信节点设计
针对DCS现场控制器与I/O模块之间通信速度低、通信节点功能单一的缺点,采用4B/5B对RS485链路进行编码,设计了边沿触发的变步长(EVSS)位同步方法对信号进行采样,解决通信双方的时钟不同步和干扰所产生的误码.利用FPGA器件,设计了高速RS485通信节点及其数据管理缓冲区,实现了通信模块的冗余功能.实验表明,该方法能够达到在200 m长度下10 Mbit/s的稳定传输速率,成功解决了高速异步传输过程由于干扰问题所产生误码的问题;在主通信链路故障情况下实现了从链路的冗余.
DCS、高速RS485、4B/5B、FPGA、位同步
34
TP202(自动化技术及设备)
重庆工商大学2014年青年博士基金项目1352015
2015-07-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
52-55