10.3969/j.issn.2095-2295.2010.01.013
一个用于高速高精度流水线模数转换器的采样保持电路设计
设计了一个可用于高速高精度流水线模数转换器的采样保持电路.运放采用全差分套筒式增益自举,增益可达130 dB,带宽783 MHz.采用栅压自举开关,来减少与输入信号相关的非线性失真,提高线性度.在TSMC0.35μm CMOS工艺下设计,仿真结果表明,在时域内对1 V的阶跃输入电路可以在7 ns内达到误差小于0.012%;在频域内做FFT分析该电咯可以达到11.6 bit.
流水线模数转换、采样保持、运算放大器
29
TN431.1(微电子学、集成电路(IC))
2010-09-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
53-56