自适应非线性流采样算法的硬件实现
针对自适应非线性流采样( DISCO)算法硬件实现面临的一系列挑战,设计了利于硬件处理的改进算法,采用多查找表结构和“归一化”方法进行处理,完成了正确性仿真和基于现场可编程门阵列( FPGA)平台的原型验证。实验结果表明,改进算法能够实现40 Gbit/s链路的线速每流统计,消耗FPGA上的硬件逻辑资源较少,并且平均相对误差和最大相对误差均与基准DISCO算法性能接近。
网络流测量、现场可编程门阵列、非线性流量测量
39
TP393.06(计算技术、计算机技术)
国家高技术研究发展计划863计划项目2013AA013502;国家自然科学基金项目61373143,61432009;教育部博士点基金项目20131019172
2016-10-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
85-90