期刊专题

10.3969/j.issn.1001-5477.2019.02.008

一种10bit50MSps分段式电流舵DAC设计

引用
本文基于40 nm CMOS工艺,设计了一种10 bit 50 MSps的DAC,该DAC内嵌于一款4 GSps 12 bit的ADC核内进行非线性校准的工作.DAC电路的主体为分段式结构,高6位和低4位分别为温度计码和二进制码.本文提出一种利用模拟电路来进行二进制码转温度计码的设计,可以有效的提高DAC的INL及减小译码电路版图的面积.为了减小因版图布局而引起的失配误差,电流源阵列采用Q2 Random Walk布局.版图后仿的结果显示,在1.8V电源供电下,DAC的DNL和INL的最大绝对值分别为0.04 LSB和0.015 LSB.当仿真时的输出信号频率为0.098 MHz时,DAC的SFDR为73.5 dB.

电流舵DAC、Q2 Random Walk、温度计码、共源共栅

31

TN432(微电子学、集成电路(IC))

“新一代宽带无线移动通信网”国家科技重大专项“5G高性能基站A/D、D/A转换器试验样片研发及系统级验证”2016ZX03001002

2019-09-23(万方平台首次上网日期,不代表论文的发表时间)

共8页

49-56

暂无封面信息
查看本期封面目录

北方工业大学学报

1001-5477

11-2555/TF

31

2019,31(2)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn