10.13290/j.cnki.bdtjs.2018.10.001
一种采用DEM译码的16 bit高性能数模转换器的设计
分析了目前分段电流舵数模转换器(DAC)在动态性能提升和芯片面积缩小等方面的局限性.提出了动态元件匹配(DEM)译码技术.设计了16 bit DAC中的DEM译码电路结构,分析了DEM译码技术的原理.对该16 bit DAC的动态性能等进行了详细仿真,并完成了整体版图设计.该DAC核心部分芯片面积仅为2.2 mm2.采用0.18 μm CMOS工艺完成了该DAC的加工和性能参数测试.在1 GHz采样率和100 MHz输入信号频率条件下,该DAC的无杂散动态范围约为67 dB,三阶互调失真约为76 dB,整体性能优于目前同类研究成果.
数模转换器(DAC)、分段电流舵、电流源匹配、动态元件匹配(DEM)译码、无杂散动态范围(SFDR)
43
TN792(基本电子电路)
江苏省教育厅项目;江苏省"青蓝工程"项目
2018-11-07(万方平台首次上网日期,不代表论文的发表时间)
共8页
721-728