10.13290/j.cnki.bdtjs.2017.01.012
一种高效高速的大容量FPGA电路功能验证方法
对大容量FPGA芯片进行功能验证时,如何提高验证效率以及验证用例的覆盖率已经成为缩短总体产品时间所面临的挑战.针对上述问题,提出了一种高效、高速的大容量FPGA电路验证方法,可以根据验证用例需求,利用FPGA预先配置一定的功能,通过采取不同的配置文件得到最优网表.该验证方法具有灵活动态配置网表功能,可以节省仿真资源80%左右,大幅度缩短仿真时间,仿真器运行速度至少提高20倍,同时可以提高验证效率,最大限度地提高验证电路的覆盖率,能够满足大容量电路功能仿真的需求.该验证方法已成功应用于大容量FPGA电路功能验证工程实践中.
FPGA电路、验证用例、覆盖率、验证方法、动态配置、最优网表
42
TN407(微电子学、集成电路(IC))
国家科技重大专项;国家自然科学基金
2017-11-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
69-73