期刊专题

10.13290/j.cnki.bdtjs.2014.08.003

基于布线轨道的SoC芯片供电带设计优化

引用
针对传统用Synopsys公司IC Compiler工具自动生成供电带的设计方法会对布线资源产生一定程度的浪费,而影响物理设计布线质量的情况,提出了一种基于布线轨道的供电带设计优化方法.该方法在保证电压降的基础上,充分利用布线轨道,将供电带设计简化为两个参数的选取,同时推导出这两个参数与供电带占用布线轨道比例的关系公式,为后续设计流程留出足够的布线资源,提高芯片整体布线质量.将该方法用在一款采用TSMC 0.152 μm Logic 1P5M CMOS工艺的电力载波通信芯片物理设计中,芯片数字规模约80万门.结果表明,在电压降保持稳定的情况下,释放了总共约300条布线轨道,为成功完成物理设计奠定了基础.

物理设计、布线轨道、供电带、供电网络、片上系统(SoC)

39

TN402(微电子学、集成电路(IC))

广东省战略新兴产业项目2012A080304003

2014-09-01(万方平台首次上网日期,不代表论文的发表时间)

570-574

暂无封面信息
查看本期封面目录

半导体技术

1003-353X

13-1109/TN

39

2014,39(8)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn