10.3969/j.issn.1003-353x.2013.07.005
小型化取样锁相介质振荡器的研制
提出了一种基于混合集成电路工艺制作的小型化取样锁相介质振荡器(PDRO)的设计方法.对取样鉴相电路与脉冲形成电路进行了理论分析,并深入探讨取样锁相技术原理,保证近端低相噪要求.采用自主设计的负阻GaAs HBT MMIC作为振荡源,解决了用分立器件难于调试的问题,并实现了宽调谐带宽、低相位噪声,从而取消了调谐螺钉,达到了较高的稳定性和可靠性.应用ADS、Multisim软件对介质振荡器、环路滤波器进行了仿真设计,最终完成了频率0.500~40 GHz、小型化、系列化PDRO的研制,频率为9 GHz时PDRO实测试结果显示:输出功率17 dBm,杂波抑制大于75 dBc,相位噪声为-115 dBc/Hz@1 kHz,-125 dBc/Hz@10 kHz,-125 dBc/Hz@100 kHz,-144 dBc/Hz@1 MHz,外形封装尺寸为40 mm×40 mm×12.8 mm.
小型化、锁相介质振荡器(PDRO)、相位噪声、取样鉴相器、混合集成
38
TN752(基本电子电路)
2013-08-15(万方平台首次上网日期,不代表论文的发表时间)
共5页
502-505,509