期刊专题

10.3969/j.issn.1003-353x.2011.09.012

一款结合数字校正技术的流水线ADC设计

引用
基于65 nm CMOS工艺、1.2V供电电压,设计了一款结合偏移双通道技术的流水线模数转换器( analog-to-digital convertor,ADC).芯片的测试结果表明,该校正方法有效地消除和补偿了电容失配、级间增益误差和放大器谐波失真对流水线ADC综合性能的制约.流水线ADC在125 MS/s采样率、3 MHz正弦波输入信号的情况下,信噪失真比(signal-and-noise distortion ratio,SNDR)从校正前的28 dB提高到61 dB,无杂散动态范围(spurious-free dynamic range,SFDR)从校正前的37 dB提高到62 dB.ADC芯片的功耗为72 mW,面积为1.56 mm2.偏移双通道数字校正技术在计算机软件上实现,数字电路在65 nm CMOS工艺、125 MHz时钟下估计得出的功耗为12 mW,面积为0.21 mm2.

CMOS、数字校正技术、偏移双通道技术、流水线模数转换器、信噪失真比

36

TN792(基本电子电路)

北京市科委基金项目D0304004040111

2012-01-14(万方平台首次上网日期,不代表论文的发表时间)

共4页

701-704

暂无封面信息
查看本期封面目录

半导体技术

1003-353X

13-1109/TN

36

2011,36(9)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn