10.3969/j.issn.1003-353x.2010.10.015
一种高速高精度比较器的设计
数模转换器(ADC)作为片上集成系统SOC的关键模块,直接决定着SOC的性能.比较器更是在ADC中尤其是逐次逼近型(SAR)ADC中起着非常重要的作用.在SAR ADC中,比较器决定着ADC的速度、精度和功耗等指标,因此说,比较器是SARADC的核心电路.设计了一种应用于12 bit、1 Ms/s采样率SAR ADC的比较器,并提出了估算输入失调电压的新方法.仿真结果表明,在1.8 V,UMC18混合信号工艺下,速度能达到20 MHz,增益达到77 dB,有效分辨的最小电平达到400μV,第一级等效输入噪声仅为94μV.在每级电路存在20 mV失调电压的情况下,该比较器仍能将失调电压有效消除.
比较器、逐次逼近ADC、失调电压、输入噪声
35
TN43(微电子学、集成电路(IC))
国家高技术研究发展计划(863计划)2008AA010700
2010-12-06(万方平台首次上网日期,不代表论文的发表时间)
共5页
1011-1015