10.3969/j.issn.1003-353x.2010.06.023
一种高效宽带数字下变频器的设计与实现
针对雷达系统小型化和低功耗的应用需求,提出一种宽带雷达数字接收机中数字下变频器的设计方法.通过采用系统采样频率等于输入信号中心频率4倍的采样技术,结合混频器的特殊实现结构以及半带FIR滤波器抽头系数的特点,经过详细的理论推导后,给出该方法具体的硬件实现结构,能够显著降低数字下变频信号处理的复杂程度,有效减少对硬件逻辑资源,尤其是硬件乘法器的消耗.该方法在FPGA中实现时,与使用传统方法设计的数字下变频器相比,硬件逻辑资源消耗减少83.65%,功耗降低约110 mW.最后,设计实例结果验证了设计方法的正确性以及很好的工程实用性.
抽头系数、半带滤波器、数字下变频、现场可编程逻辑门阵列
35
TN773;TN79(基本电子电路)
2010-08-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
610-613