期刊专题

10.3969/j.issn.1003-353X.2008.05.012

新型的3D堆叠封装制备工艺及其实验测试

引用
为了满足超大规模集成电路(VLSI)芯片高性能、多功能、小尺寸和低功耗的需求,采用了一种基于贯穿硅通孔(TSV)技术的3D堆叠式封装模型.先用深反应离子刻蚀法(DRIE)形成通孔,然后利用离子化金属电浆(IMP)溅镀法填充通孔,最后用Cu/Sn混合凸点互连芯片和基板,从而形成了3D堆叠式封装的制备工艺样本.对该样本的接触电阻进行了实验测试,结果表明,100 μm2Cu/Sn混合凸点接触电阻约为6.7 mΩ高90 μm的斜通孔电阻在20~30mΩ该模型在高达10 GHz的频率下具有良好的机械和电气性能.

超大规模集成电路、3D堆叠式封装、铜互连、贯穿硅通孔

33

TN305.94(半导体技术)

国家高技术研究发展计划(863计划)2006AA102258

2008-07-28(万方平台首次上网日期,不代表论文的发表时间)

共5页

409-413

相关文献
评论
暂无封面信息
查看本期封面目录

半导体技术

1003-353X

13-1109/TN

33

2008,33(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn