10.3969/j.issn.1003-353X.2007.06.017
基于0.18 μm CMOS工艺8 bit/150 MHz折叠插值ADC
折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低.提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换精度.应用此技术,设计了一款折叠插值A/D转换器,工作电压为3.3 V,采样时钟为150 MHz,并通过0.18μm CMOS工艺实现,版图总面积为0.22 mm2.
折叠、插值、模数转换器、电流模、均衡
32
TN4(微电子学、集成电路(IC))
国家自然科学基金;国家高技术研究发展计划(863计划)
2007-07-16(万方平台首次上网日期,不代表论文的发表时间)
共5页
524-527,531