10.3969/j.issn.1003-353X.1999.04.014
一种CMOS静态双沿触发器的设计
提出一种CMOS静态双沿触发器结构,以单个锁存器构成记忆单元,而由一特殊的时钟模块产生控制信号,使锁存器在时钟上升和下降沿处瞬时导通,从而形成双沿触发的功能.最小的实现方案只用14个管子,模拟证明其工作频率可达300MHz以上.
CMOS、静态双沿触发器、设计
24
TN402(微电子学、集成电路(IC))
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
52-57
10.3969/j.issn.1003-353X.1999.04.014
CMOS、静态双沿触发器、设计
24
TN402(微电子学、集成电路(IC))
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
52-57
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn